# SiCの普遍的な点欠陥熱拡散モデルの開発

Development of Universal Simulation Model to Predict Thermal Diffusion of Point Defects in Silicon Carbide

# 蟹江 創造 KANIE Sozo

SiC(炭化ケイ素)パワー半導体の開発では、TCAD(Technology CAD)シミュレーションモデルが、Si(シリコン) パワー半導体の場合と比べて十分に整備されていない状況にある。例えば、電気特性に影響する主要な点欠陥である炭素 空孔(VC)の、不純物イオン注入や活性化アニーリング時における挙動が、現行の商用TCADではモデル化されていない。 また、比較的低温の熱酸化時の挙動と、SiC特有の超高温活性化アニーリング時の挙動については、それぞれにモデルが 提案されているものの、互いの実験結果を再現することができない。

東芝デバイス&ストレージ(株)は、広い温度範囲にわたって格子間炭素(Ci)とVCの挙動を表すことができる、普遍的 なシミュレーションモデルの開発に取り組んでいる。今回、基板中の欠陥によるCiの捕獲・放出を考慮した結果、両者の 実験結果を再現することに成功した。

Technology computer-aided design (TCAD) simulators for silicon carbide (SiC) power semiconductors have not yet been sufficiently developed compared with those for silicon (Si) power semiconductors. For example, the behaviors of carbon vacancies (VC), which are well known as detrimental point defects in SiC, in fabrication processes including impurity ion implantation and activation annealing are not yet modeled in commercial TCAD simulators. In addition, although models respectively simulating the behavior of VC in the relatively low-temperature oxidation process and in the ultrahigh-temperature activation annealing process have been proposed, they have been unable to reproduce each other's experimental results.

Toshiba Electronic Devices & Storage Corporation has responded to this situation by developing a universal simulation model to predict the behaviors of interstitial carbon (Ci) and VC in SiC over a wide temperature range. By taking the capture and release of Ci due to defects in the SiC substrate into account, we have confirmed that the results calculated by this model are in good agreement with the results obtained experimentally.

## 1. まえがき

地球温暖化抑制のため、カーボンニュートラルの実現は 世界的な喫緊の課題である。ワイドバンドギャップ半導体で あるSiCは、その優れた特性<sup>(1)</sup>から、モビリティー製品など においてエネルギー消費の割合が多い電力変換器の効率向 上、強いてはカーボンニュートラルの実現に寄与することが 期待されている。東芝デバイス&ストレージ(株)は、デバ イス及びストレージ事業を通して社会的課題解決への貢献 を目指しており、SiCパワー半導体の開発も注力分野の一つ として事業に取り組み、これまでにSBD (ショットキーバリア ダイオード) 及びMOSFET (金属酸化膜半導体型電界効 果トランジスター)を上市<sup>(2), (3)</sup>している。今後も, Siパワー 半導体と同様に、トレンチ構造やスーパージャンクション構 造の採用によりSiCパワー半導体の性能向上が期待される。 新しい構造の開発には、TCADのようなシミュレーションソ フトウェアの活用が必須であり、当社においてもSynopsys 社のTCAD Sentaurus<sup>™(4)</sup>を研究・製品開発に活用してい る。しかし、SiCは比較的新しくその応用分野も限定的であ るため、以下で述べるように、シミュレーションのモデルや そのパラメーターが十分に整備されているとはいえない。

SiCでは、素子の電気特性(バイポーラー特性やオン抵抗など)に影響する点欠陥として、安定的に存在するVCの存在が知られている<sup>(5)</sup>。しかし、不純物イオン注入時のVC 生成や、熱酸化・活性化アニーリング時のVCの生成・拡散・再結合過程はこれまでのプロセスシミュレーションでは 考慮されていなかった。そのため、VCの分布が反映されないデバイスシミュレーションの計算精度は十分ではなく、当 社のSiCパワー半導体開発におけるTCAD活用も効果的と はいえない状況であった。

上述の一連の現象については、Kawaharaから熱酸化時 (1,150~1,400°C)のCiの注入・拡散、及びCiとVCの 再結合に関する熱拡散モデル<sup>(6)</sup>が、また、Ayedhから超高 温活性化アニーリング時(1,600~1,950°C)のフレンケル 欠陥(CiとVCの対)生成・再結合及びCiとVCの拡散を 扱った熱拡散モデル<sup>(7)</sup>が提案されている。ここで、Ayedhの 熱拡散モデルの方が対応する温度帯域が高くKawaharaの 熱拡散モデルを包含する形式となっているが、Ayedhの熱 拡散モデルを用いてKawaharaの実験結果を再現すること はできなかった。また、両者の熱拡散モデルのパラメーター を比較したとき、Ciの拡散係数やCiとVCの再結合係数は 一致することが期待されるが、両者の間には大きな乖離(か いり)があった。このことは、両者の熱拡散モデル及びその パラメーターが、それぞれの温度帯域では実験結果を再現 するものの、普遍性がないために両方の温度帯域を網羅で きないことを示している。

そこで、当社は、Synopsys社と共同で熱酸化から高温活 性化アニーリングまでの広い温度帯域 (1,150 ~ 1,950 ℃) に対応するような、SiCの炭素関連点欠陥 (VC, Ci)の熱 拡散モデルの開発に取り組んだ。ここでは、この開発した熱 拡散モデルについて述べる。

## 2. 開発した熱拡散モデル

## 2.1 点欠陥の熱拡散モデル

SiC中のVCとCiの拡散と反応を示すために開発した熱拡 散モデルを式(1)、(2)に示す<sup>(8)</sup>。

$$\frac{\mathrm{d}V_{C}}{\mathrm{d}t} = \nabla \Big( \sum_{Z} \Big( D_{\mathrm{VC}^{Z}} \cdot \nabla \left( V_{\mathrm{C}}^{Z} \right) + \frac{q}{KT} \cdot D_{\mathrm{VC}^{Z}} \cdot Z \cdot V_{\mathrm{C}}^{Z} \cdot \nabla (\Psi) \Big) \Big) + G - R$$
(1)

$$\frac{\mathrm{d}C_{\mathrm{I}}}{\mathrm{d}t} = \nabla \Big( \sum_{Z} \Big( D_{\mathrm{Ci}^{Z}} \cdot \nabla (C_{\mathrm{I}}^{Z}) + \frac{q}{KT} \cdot D_{\mathrm{Ci}^{Z}} \cdot Z \cdot C_{\mathrm{I}}^{Z} \cdot \nabla (\Psi) \Big) \Big) + G - R - Trapping$$
(2)

ここで、 $V_{c}$ 、 $C_{l}$ はVCとCiの密度、zは荷電状態指示数、 Dは拡散係数、Ψは電位、t、q、k、Tは、それぞれ時間、 素電荷量、ボルツマン定数、絶対温度である。また、G、R、 *Trapping*は、生成率、再結合率、基板中の付加的なトラッ プ率である。両式の総和記号中の第1項が点欠陥の拡散を、 第2項がΨの勾配による点欠陥のドリフトを表している。Ψは、 ポアソン方程式を解いて得ている。GとRは反応 $V_{c}+C_{l}$ ⇔O (無欠陥格子)を介した生成・再結合を表している。

今回、Ciは中性であると考えたが、VCは-2から+1の荷 電状態を考慮した。また、点欠陥によるキャリアーの捕獲が 拡散よりも速いため、式(3)のように、帯電 $V_c^2$ は中性 $V_c^0$ と 局所平衡状態にあると仮定した。

$$\frac{V_{\rm C}^2}{V_{\rm C}^0} = k_{\rm VC}^Z \cdot \left(\frac{n}{n_{\rm i}}\right)^{-Z} \tag{3}$$

ここで, k<sup>Z</sup><sub>C</sub>は, 荷電状態比率, nは電子密度, n<sub>i</sub>は真 性電子密度である。

VCとCiの生成と再結合は、エネルギー障壁 $E_{\text{Barrier}}$ を伴って式(4)で表される。

$$G - R = 4\pi \cdot r_{\text{cap}} \cdot e^{-\frac{E_{\text{Barrier}}}{kT}} \cdot (D_{\text{VC}} + D_{\text{Ci}}) \cdot (V_{\text{C,eq}} \cdot C_{\text{I,eq}} - V_{\text{C}} \cdot C_{\text{I}})$$
(4)

ここで、 $r_{cap}$ は捕獲半径であり、SiC中の原子間距離に近い値となる。 $V_{C, eq}$ と $C_{1, eq}$ は、 $V_{C}$ と $C_{1}$ の平衡状態での値であり、温度に依存する。質量作用の法則に従い、積 $V_{C} \cdot C_{1}$ が平衡状態のそれを上回るとき再結合が優勢となる。

開発した熱拡散モデルの式(1), (2)において, z=0(中性) だけを考慮(ドリフト項を無視)して, Trapping項を除くと Ayedhが提案する熱拡散モデルと一致する。更に、式(1) からVcの拡散項と生成項Gを除くとKawaharaが提案する 熱拡散モデルと一致する。これは、Kawaharaが扱った熱 酸化における1,150~1,400 ℃の温度帯域ではVCの拡 散はほぼ発生しないと考えられるため, 妥当である。一方, Ayedhは、VCが拡散する可能性がある超高温の1,500 ~ 1,950 ℃での温度帯域を扱っているため、Kawahara のモデルを包含している。したがって、Ayedhのモデルは Kawaharaの実験結果を再現できるはずであるが、筆者ら の調査では再現できなかった。また、Ciの拡散係数やVC とCiの再結合率は、両者で一致することが期待されるが、 図1に示されるように、大きな乖離が見られた。これらの結 果から、普遍性を持つと思われた Ayedh の熱拡散モデルに は不足があることが疑われた。

一方,SiCでは基板中に多くの欠陥が存在することが知られている<sup>(9)</sup>。そこで、この基板中の欠陥がエピタキシャル層から拡散してきたCiを捕獲、あるいは過剰なCiを放出するものと仮定して、式(2)のTrapping項を追加した。

$$Trapping = 4\pi \cdot r_{\text{cap, trap}} \cdot C_{\text{Trap}} \cdot D_{\text{Ci}} \cdot (C_{\text{I}} - f_{\text{trap}}C_{\text{I,eq}})$$
(5)



図1. 拡散係数D<sub>ci</sub>の温度依存性

従来モデルのKawaharaとAyedhの値が一致することが期待されるが、大 きな乖離がある。

Results of simulations of temperature dependence of diffusivity of Ci  $(D_{\rm Ci})$ 

ここに, $r_{cap, trap}$ は基板中の欠陥によるCiの捕獲半径,  $C_{Trap}$ は基板中のトラップ密度, $f_{trap}$ はフィッティングパラメー ターであるが,最終的に $f_{trap}$ =1としている。

式(1),(2)がKawaharaとAyedhの実験結果を再現でき るように、熱拡散モデルのパラメーターを最適化した。両 者の実験結果を精度良く再現し、かつ最適化したパラメー ターが物理的に妥当であれば、開発した熱拡散モデルは普 遍性を持っているといえる。

## 2.2 熱酸化時の挙動

Kawaharaらは、大電力用SiCバイポーラー素子の開発 に取り組む中で、SiC表面の熱酸化で発生するCiの拡散及 びVCとの再結合で、エピタキシャル層中に存在するライフ タイムキラーであるVCを低減する方法を、解析モデルとと もに提案している。図2に、Kawaharaの実験結果と開発 した熱拡散モデルによる計算結果を示す。熱酸化の時間が 長いほどSiC表面から多くのCiが供給されVCと再結合する ため、V<sub>c</sub>が極めて低い領域がエピタキシャル層のより深いと ころまで広がっていく様子が分かる。また、初期のV<sub>c</sub>が低 いほどその傾向が顕著であることも分かる。開発したモデル (図中実線)は、この実験結果を精度良く再現している。

## 2.3 超高温アニーリング時の挙動

SiCにおける注入不純物の活性化には1,800 ~ 1,950  $^{\circ}$ C という超高温のアニーリングが用いられる。この温度域で は、図3や図4の実験結果に示されるように、格子から炭 素が解離するため、温度に比例して $V_c$ が増加することが報 告されている。これに対しAyedhは、図5のように、アニー リング後の降温速度を抑えることで $V_c$ を低減する方法を、



#### 図2. 1,300 ℃熱酸化後のSiC中のVc分布

開発した熱拡散モデルの計算結果は、Kawaharaの実験結果をよく再現している。

Comparison of measured and simulated distributions of VC in SiC after thermal oxidation at 1 300  $^\circ C$ 

解析モデルとともに提案している。図3の1,950 ℃及び図5 において、V<sub>c</sub>は深くなるほど増加している。なお、Ayedhは、 超高温アニーリング時に用いられるカーボンキャップからCi が供給されることを想定しているが、開発した熱拡散モデル も、境界条件においてその効果を考慮しており、実験結果 を精度良く再現していることが確認できる。

#### 2.4 開発した熱拡散モデルのパラメーター

モデル式(1),(2)による計算結果がKawaharaとAyedhの 実験結果と一致するように、熱拡散モデルのパラメーターを 最適化した結果、両者の実験結果を精度良く再現できた。

最適化で得られたパラメーターの一部を表1に示す。これ らのパラメーター値は、他の半導体材料と比べて極端に異



#### 図3. 高温アニーリング後のSiC中のVc分布

開発した熱拡散モデルの計算結果は、Ayedhの実験結果(Vcのアニーリング温度依存性)をよく再現している。

Comparison of measured and simulated distributions of VC in SiC after high-temperature annealing at different annealing temperatures



#### 図4. Vcのアニーリング温度依存性

提案モデルがAyedhの実験結果(V<sub>c</sub>のアニーリング温度依存性)を再現で きるかどうかを検証した。開発した熱拡散モデルの計算結果は、表面から 1.5 μmでの値であり、実験結果をよく再現している。

Comparison of measured and simulated distributions of VC depending on annealing temperature

特



#### 図5. 超高温アニーリング(1,950 ℃)後のSiC中VC分布の降温速 度依存性

開発した熱拡散モデルの計算結果は、Ayedhの実験結果(アニーリング後のVC分布の降温速度依存性)をよく再現している。

Comparison of measured and simulated distributions of VC in SiC after ultrahigh temperature annealing at different ramp-down speeds

#### 表1. 主要なモデルのパラメーター

Main parameters of model

| 記号                           | 值                                                                                                                         |
|------------------------------|---------------------------------------------------------------------------------------------------------------------------|
| $V_{\rm C, eq}$              | $1.0 \times 10^{31} \times e^{-6.9 \text{eV}/kT} \text{cm}^{-3}$                                                          |
| D <sub>VC</sub>              | $3.4 \times 10^{-2} \times e^{-3.0 \text{eV/kT}} \text{cm}^2/\text{s}$                                                    |
| $C_{\rm l, eq}$              | 2.7 × 10 <sup>31</sup> × e <sup>-3.2eV/kT</sup> cm <sup>-3</sup>                                                          |
| D <sub>Ci</sub>              | $2.6 \times 10^{-2} \times e^{-2.6 \text{eV}/kT} \text{cm}^2/\text{s}$                                                    |
| E <sub>Barrier</sub>         | 0.22 eV                                                                                                                   |
| C <sub>Trap</sub>            | 1.0×10 <sup>17</sup> cm <sup>-3</sup>                                                                                     |
| r <sub>cap</sub>             | 0.48 nm                                                                                                                   |
| $r_{\rm cap,  trap}$         | 0.64 nm                                                                                                                   |
| k <sub>vc</sub> <sup>z</sup> | $k_{\rm VC}^{-}=0.2 \times e^{-1.1 \text{ eV}/kT},  k_{\rm VC}^{}=0.2 \times e^{-1.1 \text{ eV}/kT},  k_{\rm VC}^{+}=1.0$ |

なる値は存在せず, 妥当と考えられる。したがって, 1,150 ~ 1,950 °Cの広い温度帯域にわたって実験結果を再現できる普遍性のある熱拡散モデルであるといえる。

## 3. あとがき

SiCパワー半導体の計算精度を向上するため、電気特性 に影響を及ぼす点欠陥であるVCとCiについて、広い温度 帯域にわたってそれらの挙動を表す熱拡散モデルの開発に 取り組んだ。従来のモデルに対し、VCの荷電状態、及び 基板中の欠陥によるCiの捕獲と放出を考慮した。その結果、 開発した熱拡散モデルで、熱酸化(1,150~1,400°C)と 高温活性化アニーリング(1,600~1,950°C)の両方の実 験結果を再現できた。したがって、この熱拡散モデルは、 他社に先駆けて<sup>(注1)</sup>実現した、普遍性のある熱拡散モデル

(注1) 2022年9月時点,当社調べ。

といえる。

今後は、不純物イオン注入による点欠陥生成のモデル及 びパラメーターを整備し、今回開発した熱拡散モデルと組 み合わせることで、一連の製造プロセスを経て素子中に分 布する点欠陥を考慮したデバイスシミュレーションを可能と する計算環境を構築し、当社における高性能SiCデバイス 開発を促進していく。

## 謝 辞

この開発において,多大なご協力をいただいたSynopsys GmbH社のChristoph Zechner氏,日本シノプシス合同 会社の田中氏に感謝の意を表します。

## 文 献

- Kimoto, T.; Cooper, J. A. Fundamentals of Silicon Carbide Technology: Growth, Characterization, Devices, and Applications. John Wiley & Sons Singapore, 2014, 538p.
- (2) Tanihira, K. et al. "Improving the V<sub>F</sub>-I<sub>R</sub> Trade-Off in 650-V/1200-V SiC SBD by Development of Schottky Metal and Optimization of Device Structure". International Exhibition & Conference for Power Electronics, Intelligent Motion, Renewable Energy and Energy Management (PCIM Europe 2022). Nuremberg, Germany, 2022-05, Mesago Messe Frankfurt, 2022, p.276–281.
- (3) Furukawa, M. et al. "Improved reliability of 1.2kV SiC MOSFET by preventing the intrinsic body diode operation". PCIM Europe digital days 2020, 2020-07, online, Mesago Messe Frankfurt, 2020, p.1–5.
- (4) Synopsys. "Technology Computer Aided Design (TCAD)". TCAD.
  <a href="https://www.synopsys.com/ja-jp/silicon/tcad.html">https://www.synopsys.com/ja-jp/silicon/tcad.html</a>, (参照 2022-10-03).
- (5) Kimoto, T. et al. Lifetime-killing defects in 4H-SiC epilayers and lifetime control by low-energy electron irradiation. phys. stat. sol. (b). 2008, 245, 7, p.1327–1336.
- (6) Kawahara, K. Analytical model for reduction of deep levels in SiC by thermal oxidation. J. Appl. Phys. 2012, **111**, 5, 053710.
- (7) Ayedh, H. M. et al. Thermodynamic equilibration of the carbon vacancy in 4H-SiC: A lifetime limiting defect. J. Appl. Phys. 2017, 122, 2, 025701.
- (8) Zechner, C. et al. Model for elimination of lifetime-limiting carbon vacancy defects in SiC by thermal treatment. J. Appl. Phys. 132, 3, 035702.
- (9) Kimoto, T.; Watanabe, H. Defect engineering in SiC technology for high-voltage power devices. Appl. Phys. Express 13, 12, 120101.

・Sentaurusは、米国Synopsys, Inc.の商標。



**蟹江 創造** KANIE Sozo 東芝デバイス&ストレージ (株) デバイス&ストレージ研究開発センター TCAD 技術開発部 Toshiba Electronic Devices & Storage Corp.